ページの本文へ

Hitachi

株式会社 日立情報通信エンジニアリング

IPコア提供サービス

LSI開発における期間短縮に貢献いたします。

LSI開発期間の短縮化に伴い、各社とも部品として利用可能なIP*1を採択する動きが加速しています。当社では、画像・情報・通信系向けLSI開発で蓄積した画像処理、高速通信の技術基盤を生かし、当分野で欠かせない各種論理IPコアの提供・カスタマイズサービスを行っております。

当社で用意しておりますIPコアは、ソフトIPコアとハードIPコアがあります。 ソフトIPはRTL記述されたものですが各種ご要件仕様によりカスタマイズが必要になりますので、当社受託開発における商材の一部として提供いたします。

*1
IP: Intellectual Property
主な対象
計測機器・画像機器・通信機器・LSI開発メーカー、大学、研究機関
提供形態
部品提供および受託開発
価格
お問い合わせください。

資料請求・お見積もり・ご相談は、こちらからお気軽にお問い合わせください。

高画質化:ソフトIPコア

引き伸ばしても立体感あふれる鮮明で美しい画像を実現

  • 1フレーム内の画像信号を解析処理するので、静止画や動画にも対応
  • 背景画質を保存する技術により、遠近感を保ったまま高画質化を実施
  • 文字や図形にも強い
  • ベース仕様を元にカスタマイズが可能

高画質化従来手法との比較

主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
  • デジタルカメラ
  • 監視カメラ
  • 医用画像機器
  • プリンタ
などの動画、静止画用途
FPGA Verilog お客さま用途により要ご相談

チップ間バスブリッジ:ソフトIPコア

FPGA内バス(Avalon-MMおよびAvalon-ST、割り込み)をFPGA間に拡張

  • Altera社Qsys対応
  • 物理層はシングルエンド、LVDS*2、ギガビットトランシーバを選択可能、接続配線の簡素化が可能
  • 制御用バスとデータ用バスを論理的に分離して応答性とスループットを両立
  • 割り込み要因、ドアベルレジスタ実装
  • エラー検出、リカバリ機能付き
*2
LVDS: Low Voltage Differential Signaling

チップ間バスブリッジ概要

主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
複数FPGAで構成するシステム ALTERA社FPGA VHDL 60,000〜240,000
128k

算術符号:ソフトIPコア

EBCOT(Embedded Block Coding with Optimized Truncation)を高速に処理するソフトIPコア

  • 8ビット/画素以上のビット深度に対応
  • ROI(Region Of Interest)に対応
  • 最大64×64のコードブロックサイズに対応

 

主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
  • デジタルスチルカメラ
  • 監視カメラ
  • 医用画像機器
  • 多色コンポーネント機器
などの静止画用途

FPGA

Verilog 60,000
50k

SDRAMコントローラ:ソフトIPコア

各種SDRAMおよびSDRAMモジュールに対応したコントローラ

  • SDR-SDRAM、DDR-SRAM、DDR2-SDRAMに対応
  • データ転送量、アクセス頻度に応じて最適なアクセスを実現。最適なアドレッシングにより、バンク間インタリーブを有効利用
  • 接続するメモリモジュールのSPD(Serial Presence Detect)を読み出して最適な制御方法を決定
  • セルフリフレッシュによるパワーダウンなどの省電力に対応
  • 符号生成、符号デコードによりエラー訂正・検出機能対応可能

SDRAMコントローラ概要

主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
  • 画像処理向け
  • ECCやSPD認識も可(オプション)
FPGA
ASIC
Verilog 1,200
8.0k

SDカードコントローラ:ソフトIPコア

SDIO Specification 、高速データ通信に対応したSDカードコントローラ

  • 標準仕様SDIO Specification(SD HOST Controller Standard Specification)に準拠
  • SDメモリカード、MMCカード、SDIOに対応

SDカードコントローラ

主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
  • デジタルカメラ
  • 監視カメラ
  • 医用画像機器
  • 多色コンポーネント機器
  • 携帯/PC周辺機器
  • 電子楽器、オーディオ、家電
FPGA
ASIC
Verilog 40,000
90k

JPEG2000エンコーダ/デコーダ:ソフトIPコア

高画素、高ビット、高い色再現性に対応したソフトIPコア

  • ハイビジョン画像(1920×1080画素)以上を処理可能
  • 美しいグラデーションを再現する8ビット/画素以上のビット深度に対応
  • 色再現性の高い3コンポーネント以上の画像に対応
  • 元画質を完全に再現できるロスレス圧縮と高画質で高圧縮が可能なロッシー圧縮に対応

JPEG、JPEG2000圧縮率

主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
  • デジタルスチルカメラ
  • 監視カメラ
  • 医用画像機器
  • 多色コンポーネント機器
などの静止画用途
FPGA
ASIC
Verilog エンコーダ:350,000
       1.4M
デコーダ:300,000
       1.6M

JPEGエンコーダ:ソフトIPコア

高速に画像圧縮するJPEGエンコーダIPコア

  • 標準規格ITU-T Recommendation T.81 , ISO/IEC 10918-1:1994 Baseline process に準拠
  • VGA画像(640×480画素)を100fps*3で処理可能(FPGA 100MHz動作時)
  • 低価格版クラスのFPGA に実装可能
*3
fps: Frames Per Second
主な用途 適用実績 言語種 占有リソース(ゲート数)
上段:論理 / 下段:bit
  • デジタルスチルカメラ
  • 監視カメラ
  • 医用画像機器
などの静止画用途
FPGA
ASIC
Verilog 120,000
0.3M

LVDS:ハードIPコア

高速信号伝送を高い品質で実現可能なハードIPコア

  • 1.25Gbpsの受信、945Mbpsの送信が可能
  • ドライバの出力インピーダンス、レシーバの内蔵終端抵抗に調整機能をもたせ、実態に合わせた設定により、高い伝送波形品質を実現
  • 各調整の自動化も可能(オプション)
  • 量産実績あり
  • Sub-LVDS、SLVSへのインタフェースは、お問い合わせください

LVDS概要

主な用途 適用実績 適用プロセス ライブラリ
  • 各種インタフェース
ディスプレイ
ASIC間
センサー
ASIC
 945Mbps ドライバ
 1.25Gbps レシーバ
TSMC 90nm
TSMC 130nm
(1P5M〜1P8M)
Verilog
.lib .db
LEF DEF
GDS

SERDES:ハードIPコア

シリアルデータ伝送を簡単に構築可能なハードIPコア

  • 945Mbpsの高速なデータ伝送が可能
  • DeSerializerにスキュー調整用ディレイヤを内蔵
  • シリアル化、パラレル化のビット数は、7ビットを基準にスケーラブルに設定可能
    (設定ビット数に応じて当社エンジニアが最適化します)
  • 自動配置配線ツールを用いることで配置の自由度を向上
  • 当社「LVDS:ハードIPコア」と整合性あり
  • 量産実績あり

SERDES概要

主な用途 適用実績 適用プロセス ライブラリ
  • SerDesデータ変換
    ディスプレイ
    専用インタフェース
  • OSD*4、映像加工
ASIC
PS 7:1 945Mbps
SP 1:7 945Mbps
TSMC 90nm
TSMC 130nm
Netlist
SDC
(LEF DEF)
*4
OSD: On Screen Display

お問い合わせ

資料請求・お見積もり・ご相談は、こちらからお気軽にお問い合わせください。